EDA/PLD中的射频接口发送部分的Multisim仿真
用户评论
推荐下载
-
EDA PLD中的FPGA与DDR3SDRAM的接口设计
DDR3 SDRAM内存的总线速率达到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作电压,采用90nm制程达到2Gbits的高密度。这个架构毫无疑问更
15 2020-11-26 -
EDA PLD中的EDA中的数字按键输入的响应控制
密码锁的控制电路是整个电路的控制中心,主要完成对数字按键输入和功能按键输入的响应控制。 (1)如果按下数字键,第一个数字会从显示器的最右端开始显示,此后每新按一个数字时,显示器上的数字必须左移一格
15 2020-11-17 -
EDA PLD中的EDA中的数据装载器ZZQ的设计
ZZQ的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明
12 2020-11-17 -
EDA PLD中的EDA中的功能按键输入的响应控制
(1)清除键:清除所有的输入数字,即做归零动作。 (2)激活电锁键:按下此键时可将密码锁的门上锁。(上锁前必须预先设定一个四位的数字密码。) (3)解除电锁键:按下此键会检查输入的密码是否正确
22 2020-11-18 -
EDA PLD中的EDA中的综合计时电路的设计
根据系统的设计要求,综合计时电路可分为计秒电路、计分电路、计时电路、计星期电路、计日电路、计月电路、计年电路等7个子模块,这7个子模块必须都具有预置、计数和进位功能,设计思想如下: (1)计秒电路
21 2020-11-18 -
EDA PLD中的EDA中的电路PCB图的设计实例
如图1是简易信号源电路的PCB图,如图2是简易信号源电路的PCB的3D图。 如图1 简易信号源电路的PCB图 如图2 简易信号源电路的PCB的3D图 来源:ks99
15 2020-11-18 -
EDA PLD中的PLC和PLD的区别与联系
可编程控制器(Programmable Controller)是计算机家族中的一员,是为工业控制应用而设计制造的。早期的可编程控制器称作可编程逻辑控制器(Programmable Logic Cont
16 2020-12-06 -
EDA PLD中的低电压PLD FPGA的供电设计
由于半导体制造工艺的原因,低电压器件的成本比传统5V器件更低,性能更优,加上多数器件的I/O脚可以兼容5v/3.3v TTL电平,可以直接使用在原有系统中,所以各大半导体公司都将3.3v,2.5v等低
19 2020-12-13 -
EDA PLD中的基于FPGA的视频传输流发送系统设计
1 引言 在目前的广播电视系统中ASI接口是使用非常广泛的一种接口形式,该接口随同SPI一起被欧洲电信标准化协会(ETSI)制订,以使不同厂家生产的MPEG2单元可以方便地进行互联。本设计方案以F
14 2020-11-20 -
EDA PLD中的Verilog HDL中的注释
在Verilog HDL中有两种形式的注释。/*第一种形式:可以扩展至多行 *///第二种形式:在本行结束。3.3 格式 Verilog HDL区分大小写。也就是说大小写不同的标识符是不同的。此外,
28 2020-12-13
暂无评论