EDA/PLD中的Verilog HDL语言在FPGA/CPLD开发中的应用
用户评论
推荐下载
-
EDA PLD中的EDA技术与FPGA设计应用图
摘 要:EDA技术是现代电子设计技术的核心,它在现代集成电路设计中占据重要地位。随着深亚微米与超深亚微米技术的迅速发展,FPGA设计越来越多地采用基于VHDL的设计方法及先进的EDA工具。本文详细阐述
24 2020-12-13 -
EDA PLD中的基于CPLD FPGA的CMI编码设计与实现
0 引言 CMI码是传号反转码的简称,它是一种应用于PCM四次群和光纤传输系统中的常用线路码型,具有码变换设备简单、有较多的电平跃变,含有丰富的定时信息,便于时钟提取,有一定的纠错能力等优点。
18 2020-11-06 -
EDA PLD中的基于CPLD的FPGA从并快速加载方案
现场可编程门阵列(FPGA)作为专用集成电路(ASIC)领域的一种半定制电路,可以根据设计的需要灵活实现各种接口或者总线的输出,在设备端的通信产品中已得到越来越广泛的使用。FPGA 是基于静态随机存储
12 2020-10-27 -
EDA PLD中的基于CPLD FPGA高速数据采集系统的设计
0 引 言 传统的数据采集系统一般采用单片机,系统大多通过PCI总线完成数据的传输。其缺点是数学运算能力差;受限于计算机插槽数量和中断资源;不便于连接与安装;易受机箱内电磁环境的影响。这些问题遏制
24 2020-11-12 -
EDA PLD中的CPLD的PSK系统设计
1 引言 现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向[5]。从模拟调制到数字调制,从二进制发展到多进制调制,虽然调制方式多种多
27 2020-12-07 -
EDA PLD中的基于FPGA的LVDS接口应用
摘要 介绍了LVDS技术的原理,对LVDS接口在高速数据传输系统中的应用做了简要的分析,着重介绍了基于FPGA的LVDS_TX模块的应用,并通过其在DAC系统中的应用实验进一步说明了LVDS接口的优点
18 2020-10-27 -
EDA PLD中的FPGA时序收敛
您编写的代码是不是虽然在仿真器中表现正常,但是在现场却断断续续出错?要不然就是有可能在您使用更高版本的工具链进行编译时,它开始出错。您检查自己的测试平台,并确认测试已经做到 100% 的完全覆盖,而且
17 2020-11-06 -
EDA PLD中的FPGA时钟设计
摘要: 在FPGA 设计中, 为了成功地操作, 可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压下将导致错误的行为。在设计PLD/ FPGA 时通常采用如下四种类型时钟: 全局时钟、门控时钟、
27 2020-10-28 -
EDA PLD中的主流FPGA简介
多个平台中的每一个都针对特定的应用领域进行了优化,将系统成本降到了最低。 (1) Spartan-3A平台:针对I/O进行了优化。 针对那些I/O数和性能比逻辑密度更重要的应用,特别适用于桥接
24 2020-11-18 -
EDA PLD中的FPGA设计流程
Altera的Quartus:registered: II 是业内领先的FPGA设计软件,具有最全面的开发环境,实现无与伦比的性能表现,而且效率高,易于使用。详细的FPGA设计流程信息可以参考以下的网
21 2020-12-12
暂无评论