EDA/PLD中的低压CPLD EPM7512A的混合电压系统设计
用户评论
推荐下载
-
EDA PLD中的新一代CPLD及其应用
摘要:介绍了新一代可编程逻辑器件Stratix系列,并在此基础上详细叙述了基于Stratix系列设计高阶FIR滤波器的方法和步骤,通过举例总结了CPLD在数字信号处理方面的优越性和良好的发展前景。
7 2020-12-13 -
EDA PLD中的用单片机配置CPLD器件
ALTERA公司的可编程序逻辑器件APEX20K、FLEX10K和FLEX6000虽应用广泛,但由于其内部采用SRAM存储配置数据,每次系统上电时,必须用配置芯片对其进行配置,只有在配置正确的情况下,
16 2020-12-12 -
EDA PLD中的EDA中的综合计时电路的系统设计要求
设计一个综合性的计时系统,要求能实现年、月、日、时、分、秒及星期的计数等综合计时功能,同时将计时结果通过15个七段数码管显示,并且可通过两个设置键,对计时系统的有关参数进行调整。具体系统功能面板如图所
7 2020-11-17 -
EDA PLD中的一种基于CPLD的交通灯控制系统设计
0 引言 随着我国经济的快速发展,车辆拥有量也随之急剧增加,再加上人口数量的膨胀,城市的交通拥挤问题变得日益突出。如何使交通灯的控制更加合理,使现有的交通资源发挥更大的效益,已经成为城市管理者和科
17 2020-11-10 -
EDA PLD中的采用FPGA的可编程电压源系统原理及设计
概述:介绍一种基于FPGA的可编程电压源系统的设计与实现。采用FPGA为控制芯片,应用QuartusII软件和硬件描述语言为工具,通过数/模转换和运放把数字信号转换成模拟电压信号。实验表明,该系统操作
9 2020-11-09 -
EDA PLD中的FPGA时钟设计
摘要: 在FPGA 设计中, 为了成功地操作, 可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压下将导致错误的行为。在设计PLD/ FPGA 时通常采用如下四种类型时钟: 全局时钟、门控时钟、
27 2020-10-28 -
EDA PLD中的ASIC设计基础
1 介绍 一旦一个设计流片,你便希望它是正确的。时间,金钱还有你的名誉可能会因为ASIC的一个故障而一无所有。这门课程将涵盖流片前所有要做的步骤,这些步骤将会将你第一次流片失败的可能性减到最小,成功率
25 2020-12-11 -
EDA PLD中的FPGA设计流程
Altera的Quartus:registered: II 是业内领先的FPGA设计软件,具有最全面的开发环境,实现无与伦比的性能表现,而且效率高,易于使用。详细的FPGA设计流程信息可以参考以下的网
21 2020-12-12 -
EDA PLD中的ASIC设计流程
ASIC设计流程图
14 2020-12-13 -
EDA PLD中的基于CPLD FPGA的出租车计费器系统的设计实现
1 引言 随着EDA技术的发展及大规模可编程逻辑器件CPLD/FPGA的出现,电子系统的设计技术和工具发生了巨大的变化,通过EDA技术对CPLD/FP-GA编程开发产品,不仅成本低、周期短、可靠性
6 2020-12-29
暂无评论