EDA/PLD中的为时钟源编程的计算机并行端口
用户评论
推荐下载
-
EDA PLD中的EDA中的电路PCB生成网络表
网络表是电路原理图设计与印刷电路板设计之间的一座桥梁,它是电路板自动布线的灵魂。网络表可以从电路原理图中获得,也可从印刷电路板中提取。 设计好电路原理图后,先进行电气规则检查(执行Too1/ERC
11 2020-11-17 -
EDA PLD中的EDA中的智力抢答系统设计要求
在许多比赛活动中,为了准确、公正、直观地判断出第一抢答者,通常设置一台抢答器,通过数显、灯光及音响等多种手段指示出第一抢答者 。同时,还可以设置计分、犯规及奖惩计录等多种功能。本设计的具体要求是:
10 2020-11-17 -
EDA PLD中的EDA中的电路PCB启动设计环境
Prote1 99 SE系统一共提供了7个设计环境(或称为设计系统),分别是原理图设计与编辑(Sch)、印刷电路板设计与编辑(PCB)、原理图元件库编辑器(SchLib)、印刷电路元件库编辑器(Pcb
19 2020-11-17 -
EDA PLD中的EDA中的电路PCB有关重要操作
1)元件库的装载 元件库的装载就是将设计中需要使用的元件所在的元件库从外存调入内存,以供设计中使用。其具体操作为:使用鼠标单击设计管理器中左端的Browse Sch选项卡,然后单击Add/Remo
11 2020-11-17 -
EDA PLD中的CoolRunner II器件的使用时钟分频器
CoolRunner-II器件在XC2C128(128个宏单元)以上的器件内嵌入了一个时钟分频器模块,该模块具有两个控制输入脚,即GCK2(全局时钟输入脚)和CDRST(外部同步复位脚);两个延迟控制
9 2020-11-18 -
EDA PLD中的基于CPLD的位同步时钟提取电路设计
引言 异步串行通信是现代电子系统中最常用的数据信息传输方式之一,一般情况下,为了能够正确地对异步串行数据进行发送和接收,就必须使其接收与发送的码元同步,位同步时钟信号不仅可用来对输入码元进行检测以保证
11 2020-12-12 -
EDA PLD中的EDA中的数字按键输入的响应控制
密码锁的控制电路是整个电路的控制中心,主要完成对数字按键输入和功能按键输入的响应控制。 (1)如果按下数字键,第一个数字会从显示器的最右端开始显示,此后每新按一个数字时,显示器上的数字必须左移一格
15 2020-11-17 -
EDA PLD中的EDA中的数据装载器ZZQ的设计
ZZQ的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明
12 2020-11-17 -
EDA PLD中的EDA中的功能按键输入的响应控制
(1)清除键:清除所有的输入数字,即做归零动作。 (2)激活电锁键:按下此键时可将密码锁的门上锁。(上锁前必须预先设定一个四位的数字密码。) (3)解除电锁键:按下此键会检查输入的密码是否正确
22 2020-11-18 -
EDA PLD中的EDA中的综合计时电路的设计
根据系统的设计要求,综合计时电路可分为计秒电路、计分电路、计时电路、计星期电路、计日电路、计月电路、计年电路等7个子模块,这7个子模块必须都具有预置、计数和进位功能,设计思想如下: (1)计秒电路
21 2020-11-18
暂无评论