基于NSGA II算法的IP核测试优化研究
IP核集成化的SoC测试,测试时间与测试功耗是两个相互影响的因素。多目标进化算法能够处理相互制约的多目标优化问题。在无约束条件下,对IP核的测试时间与测试功耗建立联合优化模型,并采用多目标进化算法中的改进型非劣分类遗传算法(Non-dominated Sorting Genetic Algorithm II, NSGA-II)对模型进行求解。通过应用ITC’02标准电路中的h953做应用验证,结果表明该方法能够给出模型的均衡解,证明了模型的实用性和有效性。
用户评论
推荐下载
-
基于fpga niosII的IP核开发
具体的实验步骤,手把手叫你niosIP核开发
31 2019-09-27 -
基于Verilog语言的IP核创建
基于Verilog的IP核建立,在IP核中有些入一些音乐,很好的能够与生活联系在一起
32 2019-03-16 -
基于IP核的ISE设计流程
ISE design flow based on IP core
24 2019-06-23 -
基于altera FPGA的UART IP核
使用verilog HDL语言编写的串口IP核,经过波形仿真验证
293 2018-12-09 -
基于SOPC的VGA IP核设计
:随着高速图像处理技术的发展,VGA控制器知识产权(Intellectual Property,IP)核已成为片上系统(System.on—Chip,SoC)芯片中的一个重要部件.文章介绍了一种使用V
44 2018-12-25 -
基于altera FPGA的SPI IP核
使用verilog HDL语言编写的SPI 收发数据的IP核,功能完整,通过测试仿真
55 2018-12-29 -
基于VHDL的8051ip核
这是一个基于VHDL的8051ip核,本来是很好的资料,但是我学的verilog,没时间翻译
25 2020-08-09 -
基于FPGA的DDS IP核设计
以Altera公司的Quartus II 7.2作为开发工具,研究了基于FPGA的DDS IP核设计,并给出基于Signal Tap II嵌入式逻辑分析仪的仿真测试结果。将设计的DDS IP核封装成为
19 2021-02-01 -
NSGA III算法
NSGA-III算法
12 2020-11-26 -
两个经典的多目标优化算法代码NSGA_II和MOEA D代码matlab
在matlab下实现两个经典的多目标优化算法:NSGA-II和MOEA/D。NSGA-II是基于非可支配性排序的一种算法,而MOEA/D为基于分解的一种多目标优化算法,两种都属于基于进化的多目标优化算
25 2019-07-05
暂无评论