暂无评论
1. 在了解数字钟的原理的前提下,运用刚刚学过的数电知识设计并制作数字钟,而且通过数字钟的制作进一步了解各种在制作中用到的中小规模集成电路的作用及其使用方法。
FPGA 时钟,4 位数字管,时间和分钟切换
有关VHDL的电子时钟的程序的课程设计,分步讲解,比较的详细。
用硬件描述语言设计的电子时钟,硬件描述语言。。。现代逻辑器件
基于VHDL语言实现时钟的基本功能,具有定点报时等基本功能。
基于Quartus II的数字钟设计 内含整个工程
时钟、秒表、整点报时、闹钟、显示月和日!主图在main文件夹内!
此代码采用VHDL语言在ISE软件上实现了数字跑表的功能,内部包含分频模块,级联计数模块,使能模块和七段译码模块等等。
1.进行正常的时、分计时功能,二十四小时制计时2.由数码管显示24h、60min3.设置时间4.整点报时5.闹钟功能
密码锁密码由3位十进制数字组成,初始密为“000”,密码由用户随意设置,当密码输入正确时开锁,密码输入错误时报警。控制器是整个系统的功能核心,接受按键和其它模块传来的信息。然后,根据系统的功能将不同的
暂无评论