FPGA实现六路闭环电流控制,pwm控制部分有三组变量,第一组是由avr写入,控制相应的占空比,这个是供调试使用,第二组是自动pid控制使用的,第三组是pwm计数使用的,根据pid_sw开关的设置决定读入第一组还是第二组的值