通信与网络中的一种自动变模控制的宽频带全数字锁相环
用户评论
推荐下载
-
数字锁相环的原理及应用
The principle and application of digital phase-locked loop
28 2019-06-23 -
基于VHDL的数字锁相环设计
基于VHDL的数字锁相环设计,在quartus2环境下编写的VHDL。所有完整的程序打包。
26 2019-05-01 -
全数字锁相环及其数控振荡器的FPGA设计.pdf
介绍了全数字锁相环工作原理,如何设计数控振荡器以及FPGA内部实现的功能结构等
21 2019-08-03 -
一种级联锁相环频率合成器的设计与实现
介绍了锁相环的组成结构,详细分析了锁相环系统各部分产生的相位噪声,结合分析结果给出了一种以双锁相环集成芯片LMK04031为核心实现125 MHz时钟源的频率合成器的设计方法,并给出关键电路的设计。通
3 2020-10-28 -
一种宽频带UHF RFID标签天线的研究与设计
文章以宽频带UHF RFID标签天线的设计为研究对象,设计并仿真了一款工作在920MHz的电子标签天线。天线的尺寸为80mm 44mm,存反射系数-24dB的带宽可达160MHz,方向性比较好。同时标
10 2020-09-01 -
一种基于FPGA的三相锁相环设计方法
一种基于FPGA的三相锁相环设计方法,汪志勇,舒泽亮,提出了一种可编程逻辑门阵列(FPGA)实现锁相环的设计方法。介绍了包括鉴相器(PD)、环路滤波器(LoopFilter)和压控振荡器(VCO)等在
31 2020-01-12 -
一种新型宽频带双极化馈源的设计
高效率的宽频带馈源可以大大减少馈源数量,减小天线口径,在天线工程中应用很广。采用正方形振子形式设计的新型宽频带双极化馈源,与传统馈源相比,该馈源具有频带宽、体积小以及波束等化好等优点。首先给出了这种馈
12 2020-08-07 -
通信与网络中的高性能锁相环PE3293及其应用
摘要:在无线通信中,降低频率合成器的相位噪声和抑制其相应的寄生输出,一直是设计者追求的目标。PE3293是Peregrine公司生产的高性能1.8GHz/550MHz双模整数分频集成锁相环电路,它具有
9 2020-12-12 -
锁相环的设计
锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-LockedLoop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的
27 2019-09-04 -
锁相环的介绍
在fpga中pll,锁相环的结构和功能详细介绍,希望对大家有帮助!!
29 2019-05-06
暂无评论