EDA/PLD中的Altera 支持JEDEC DDR3 SDRAM标准的FPGA
用户评论
推荐下载
-
EDA PLD中的PLD FPGA结构与原理初步一
一.基于乘积项(Product-Term)的PLD结构 采用这种结构的PLD芯片有:Altera的MAX7000,MAX3000系列(EEPROM工艺),Xilinx的XC9500系列(Flash工艺
31 2020-12-12 -
EDA PLD中的基于FPGA的DDC的设计
摘要:数字下变频技术是软件无线电的核心技术之一。本文首先介绍了DDC的组成结构,然后详细分析了DDC各功能模块的工作原理,通过Modelsim完成了DDC其主要模块的仿真和调试,并进行初步系统级验证。
17 2020-11-06 -
EDA PLD中的Tensilica Diamond标准处理器IP核支持低成本FPGA仿真
Tensilica公司发布,目前可支持在低成本的Avnet LX60 FPGA开发板上进行Diamond Standard处理器系列的高速硬件仿真。软件开发工程师可利用该通用并低成本的FPGA开发板,
15 2020-12-03 -
Altera基于Avalon总线FPGA的SDRAM驱动
Altera基于Avalon总线FPGA的SDRAM驱动
35 2019-07-17 -
EDA PLD中的EDA技术与FPGA设计应用图
摘 要:EDA技术是现代电子设计技术的核心,它在现代集成电路设计中占据重要地位。随着深亚微米与超深亚微米技术的迅速发展,FPGA设计越来越多地采用基于VHDL的设计方法及先进的EDA工具。本文详细阐述
24 2020-12-13 -
EDA PLD中的无源光网络PON需要FPGA设计的支持
FPGA技术、低成本光学器件以及无源架构都为无源光网络(PON)以及这些网络的演进做出了巨大贡献。系统级OEM厂商不断发现,FPGA能够提供技术性设计和经济方面的优势,特别是在网络侧的中心局(CO)基
9 2020-11-06 -
DDR SDRAM控制器的FPGA实现
DDRSDRAM控制器的FPGA实现
43 2019-09-26 -
基于FPGA的DDR3存储控制的设计与验证.pdf
基于FPGA的DDR3存储控制的设计与验证.pdf
4 2020-12-22 -
EDA PLD中的基于VHDL的SDRAM控制器的实现
在高速实时或者非实时信号处理系统当中,使用大容量存储器实现数据缓存是一个必不可少的环节,也是系统实现中的重点和难点之一。SDRAM(同步动态随机访问存储器)具有价格低廉、密度高、数据读写速度快的优点,
21 2020-10-27 -
基于FPGA的DDR3多端口读写存储管理设计
为了解决视频图形显示系统中多个端口访问DDR3时出现的数据存储冲突问题,设计了一种基于FPGA的DDR3存储管理系统。DDR3存储器控制模块使用MIG生成DDR3控制器,只需通过用户接口信号就能完成D
12 2020-08-09
暂无评论