MATALAB实现信道编码,主要包括实验操作界面制作以及循环码和卷积码编译码。
本文根据循环码和卷积码的编译原理,结合MATLAB语言,编写了这套教学实验软件。每次启动MATLAB系统时,系统自动执行startup.m文件,根据这一点,将开始界面文件命名为startup.m,并且和本教学实验系统软件的其它文件一起,都放在MATLAB安装文件的work子目录下。运行时只须用鼠标双击MATLAB安装文件的可执行文件图标即可,双击后请稍等,操作界面自行弹出,本实验即可进行,实验者无需掌握如何使用MATLAB软件。整个实验操作简单、直观,实验效果明显。
用户评论
推荐下载
-
基于VHDL语言的卷积码和Viterbi译码的实现
介绍并用VHDL语言实现了卷积编码和维特比译码。根据编码器特征设计了一种具有针对性的简洁的维特比译码器结构,并通过ModelSim平台验证了该设计的正确性。
21 2020-10-27 -
信道编码线性分组码
matlab仿真实现信道编码采用的是线性分组码
25 2019-07-05 -
卷积码的编码c语言实现
卷积码的编码,采用的是时域卷积,c语言实现
28 2018-12-08 -
312卷积码编码与213卷积码编码matlab代码
312卷积码编码与213卷积码编码,各自的matlab代码。卷积码编码程序使用状态机思路来编码,文件夹里除了两个.m文件,也包含了它们的状态图与网格图。
18 2020-12-30 -
论文研究上的循环码和负循环码.pdf
重采样粒子滤波算法(Sampling Importance Resampling,SIR)能够克服粒子群衰退现象,但同时减少了粒子的多样性,导致滤波性能下降甚至滤波发散。提出了一种基于权值优化组合的粒
21 2020-07-19 -
基于matlab的信道编码之卷积编码维特比译码
基于matlab的信道编码之卷积编码,维特比译码。是毕业设计不可或缺的材料
54 2020-05-25 -
基于FPGA的卷积码的编译码器设计
为了解决传统的维特比译码器结构复杂、译码速度慢、消耗资源大的问题,提出一种新型的适用于FPGA特点,路径存储与译码输出并行工作,同步存储路径矢量和状态矢量的译码器设计方案。该设计方案通过在ISE9.2
11 2020-10-27 -
卷积码2_1_3编译码课程设计
卷积码(2_1_3)编译器的设计,卷积码原理、发展,卷积码编码过程和维特比译码。
54 2018-12-29 -
卷积码性能SIMULINK实现
利用 SIMULINK 仿真模块对卷积码的编码及 Viterbi 译码的全过程进行了设计,然后将译码模块中的 Traceback depth 分别设置为 20,35,50并在一幅图中画出这三种方式下的
35 2019-03-30 -
C++实现卷积码
这是根据《通信系统工程》(第二版)(JohnG.Proakis著)所讲的卷积码的算法写的,实现了简单的k=1,n=2,L=3的卷积码的编码与viterbi解码,属于我自己的原创所以收去积分,但是本人不
28 2019-06-03
暂无评论